HSDIO在使用外时钟时,动态发生产生错误的输出。
主要软件:
主要软件版本: 1.4
主要软件修正版本: N/A
次要软件: LabVIEW Development Systems>>LabVIEW Professional Development System
硬件: Digital I/O (DIO)>>High-Speed Digital I/O>>PXI-6552
问题: 为什么当HSDIO使用外部时钟时,动态输出的信号是错误的?我把一个超过50MHz的信号接给了CLK IN,但是数字输出为60mV或是没有输出。
解答: 当使用外部时钟时,HSDIO板卡使用
NI Configure Sample Clock VI设定的时钟频率。默认状态为50 MHz。如果没有定义过这个值,并且外部时钟在接近100MHz频率时,你会遇到上面描述的问题。要避免这个错误,需要在
NI Configure Sample Clock VI定义数率。
相关链接:
附件:
报告日期: 08/04/2006
最近更新: 08/04/2006
文档编号: 3XPD2JJQ
Other Support Options
Ask the NI Community
Collaborate with other users in our discussion forums
Request Support from an Engineer
A valid service agreement may be required, and support options vary by country.