在NI 6533/6534设备中配置REQ时钟输出引脚



硬件: Digital I/O (DIO)>>High-Speed Digital I/O>>PCI-6534

问题: 我在NI设备6533/6534中执行I/O模式,但是我没有检测到REQ引脚有时钟输出,可是我能检测到在运行的时候,引脚时而高电平时而低电平。

解答:

这是取决于你设备的采样率,当你正在监测REQ引脚的时钟信号,你是有可能监测不到时钟脉冲的。时钟周期是通过I/O口发送到REQ引脚而产生的,有肯能是信号的占空比非常高。

这是因为大多数的设备需要最小脉冲宽度20ns才能检测到上升沿,所以有时候你只能看到低电平。如果你生成一个100Hz的信号,其中9.99998ms为高电平状态,0.00002ms为低电平状态。除非你的采样率非常高或者你只监测时钟信号其中很小的一块区域,否则通过示波器或者DMM几乎无法监测到高低电平的转换。当时钟信号与设备的最小TTL周期匹配,那么这个脉冲信号就能与设备进行通信从而识别到握手信号和执行I/O。

如果你想改变REQ线的脉冲宽度,请参考下面的链接



相关链接:

Product Manuals: NI 6533/6534 for NI-DAQmx Help

Product Manuals: NI 6533/6534 User Manual for Traditional NI-DAQ

Developer Zone Example:Changing the Pulse Width of an Internally-Generated REQ



附件:





报告日期: 03/31/2003
最近更新: 07/29/2015
文档编号: 2VU9C4YB