Home
Support
데이터 수집 DAQ-STC 카운터 칩에서 수집할 수 있는 시그널 레이트는 어떻게 됩니까?
데이터 수집 DAQ-STC 카운터 칩에서 수집할 수 있는 시그널 레이트는 어떻게 됩니까?
하드웨어: Counter/Timers (TIO)
문제점: DAQ-STC 카운터를 사용하고 있는데 다른 작동에서 수집 속도에 대한 벤치마크를 알고 싶습니다. finite 또는 continuous buffered count events처럼 DAQ-STC 성능 작동은 얼마나 빠릅니까?
솔루션: 다음 벤치마크는 Pentium III 550 MHz processor, 128 Megabytes of RAM의 컴퓨터에 포함됩니다. Direct Memory Access (DMA) 채널은 벤치마크에서 실행되는 작동에 사용됩니다. 이 벤치마크가 실행되는 동안에 다른 작업은 동작하지 않습니다. 그래서 이 측정동안 다른 PCI bus traffic은 없습니다.
Operation |
Maximum Signal Frequency |
Finite Buffered Count Events |
950 kHz |
Continuous Buffered Count Events |
150 kHz |
DMA 채널 대신에 interrupt가 사용되면 DAQ-STC 카운터의 buffered count events의 성능은 크게 달라집니다. 이것은 E-Series DAQCards (DAQCard 6024E 와 DAQCard 6062E)의 경우입니다. 다음 벤치마크는 Pentium II 266 MHz processor, 64MB RAM에 포함됩니다. 이 값들은 시스템에 따라 달라질 수 있고 참조로만 사용되어져야 합니다.
Operation using Interrupts |
Maximum Signal Frequency |
Finite Buffered Count Events |
3 kHz |
Continuous Buffered Count Events |
2 kHz |
이 숫자들은 펄스 폭 측정, 주기 측정, 이벤트 카운트와 같은 다른 작동에서도 비슷할 것입니다. 이 벤치마크들은 시스템에 따라 달라질 수 있고, 그래서 모든 컴퓨터마다 다른 것입니다. 그러나 이 벤치마크는 DAQ-STC 카운터를 이용한 수집을 하기 원하는 시그널의 주파수의 좋은 계산이 될 것입니다.
관련 링크: KnowledgeBase 2JCD04EW: How are Buffers Read in Finite vs. Continuous Buffer Mode for Counter Operations?Developer Zone Tutorial: Counting Signal Edges (Buffered)Product Manuals: DAQ-STC Technical Reference Manual
첨부:
리포트 날짜: 08/07/2001
마지막 업데이트: 02/22/2008
문서 번호: 2C69GDQO
Other Support Options
Ask the NI Community
Collaborate with other users in our discussion forums
Request Support from an Engineer
A valid service agreement may be required, and support options vary by country.