Archived: IMAQ 1424 & 1422 のタイミング図
This document has been archived and is no longer updated by National Instruments
ハードウェア: Image Acquisition (IMAQ)>>Digital Image Devices>>PCI-1424
問題: ナショナルインスツルメンツ製 PCI/PXI-1422, PCI/PXI-1424 で動作するカスタムカメラの作成をしようとしております。 これらのデバイスで動作する様にカメラ信号をどのような構造にすればよいですか?
解決策: ナショナルインスツルメンツ製デジタルフレームグラバボード (IMAQ 1422 & IMAQ 1424) のカメラ信号は下記の様なタイミング情報を参照ください。
- ライン同期信号 (Horizonal Sync もしくはHSync) はラインのすべてのピクセルデータの間ハイ状態である必要があります。 各ラインの最後にロー状態に落します。 次のラインを読み込むためにロー状態の際に少なくとも3 ピクセルクロック開ける必要があります。 (下図のBlanking Pixels)
- フレーム同期信号 (Vertical Sync もしくは VSync) はフレームのすべてのピクセルデータの間ハイ状態である必要があります。 各フレームの最後にロー状態に落とします。 次のフレームを読み込むためにロー状態の際に少なくとも3 HSync 開ける必要があります。 (下図のBlanking Lines)
下の図はデジタルカメラのタイミング信号の概略図になります。
関連リンク: デジタルカメラの基礎
添付: - 1422and1424signal.emf - 1422and1424small.PNG
報告日時: 08/15/2001
最終更新日: 05/10/2011
ドキュメントID: 2CE7SIYJ
Other Support Options
Ask the NI Community
Collaborate with other users in our discussion forums
Request Support from an Engineer
A valid service agreement may be required, and support options vary by country.