使用NI 6552,丢失strobe时钟边沿



硬件: Digital I/O (DIO)>>High-Speed Digital I/O>>PXI-6551, Digital I/O (DIO)>>High-Speed Digital I/O>>PXI-6552, Digital I/O (DIO)>>High-Speed Digital I/O>>PCI-6551, Digital I/O (DIO)>>High-Speed Digital I/O>>PCI-6552

问题:

我在使用6552时,来自Strobe的信号丢失时钟沿。我怎样才能在大于50MHz时接收到所有的时钟沿?



解答:

我们发现在某些特定的应用中,NI PXI-6552和NI PCI-6552高速数字波形发生器/分析仪可能会出现丢失外部时钟信号沿的非正常情况。以下表格说明何时您会遇到该情况:

采样率
采样时钟源
结果
建议
≤ 50 MHz
--------
无影响
无升级必要
> 50 MHz
Onboard, SMB CLK IN, PXI_STAR
无影响
无升级必要
> 50 MHz
STROBE
时钟脉冲可能丢失
升级至NI-HSDIO驱动程序1.4或更高版本

如果您的应用与以上表格最后一行的描述一致,那么来自于STROBE的时钟脉冲信号可能不被正常的接受,这就会导致错误的数据或者NI-HSDIO报出的硬件时钟错误。

NI-HSDIO 1.4以及后续版本更正了这一导致非正常情况出现的时钟问题。如果您正输入给STROBE一个大于50 MHz的外部采样时钟,NI强烈建议您升级至NI-HSDIO 1.4或后续版本。

为解决这一问题,驱动被更改至使用不同的默认输入逻辑阈值。以下链接的KB描述了这一更改,它将在升级驱动后影响您的系统。

请注意NI PXI-6551和NI PCI-6551将不受该情况的影响,因为它们的最大采样时钟频率是50MHz。



相关链接: Drivers and Updates
KnowledgeBase 4WQA7NAA: Changes to the Default Input Voltage Thresholds for NI-HSDIO

附件:





报告日期: 07/06/2005
最近更新: 08/30/2010
文档编号: 3N57HJ0Q