높은 IF 출력 전력으로 인한 DDC 필터 오버플로우 현상



하드웨어: Modular Instruments>>High-Speed Digitizers (Scopes)>>PXIe-5622

문제점:

PXIe-5622의 최대 입력 전력 범위는 ±1V 신호에서 +4dBm입니다. 그러나, 디지털 다운컨버터(DDC)를 사용가능하도록(enable) 설정하고, 한계점아래 높은 전력의 IF 신호를 입력 시 DDC 필터는 오버플로우 됩니다.

 

왜 이런 현상이 나타나는지 알고 싶습니다.



솔루션:

사양 문서에 표시된 전력 샤양은 디지타이저의 프런트 엔드에 적용되는 것이며, 온보드 신호 처리(OSP)체인에 적용되는 사양이 아닙니다. 즉, 이 사양은 DDC를 사용할 때 적용되는 사양이 아닌 것입니다. 문제를 해결하는 방법은 ADC와 OSP 사이에 디지털 이득을 비율에 따라 줄여주는 것입니다.

이득을 조절하는 프로퍼티(속성)는 NI-RFSA 2.5 드라이버를 사용하는 사용자만 가능합니다. 이 속성을 통해 사용자는 수동으로 신호의 이득을 줄일 수 있으며 DDC 필터 오버플로워를 방지할 수 있습니다.



관련 링크: Product Manuals: PXIe-5622 Specifications
Drivers and Updates: NI-RFSA

첨부:





리포트 날짜: 08/09/2011
마지막 업데이트: 04/20/2015
문서 번호: 5O8E8S77