From 04:00 PM CDT – 08:00 PM CDT (09:00 PM UTC – 01:00 AM UTC) Tuesday, April 16, ni.com will undergo system upgrades that may result in temporary service interruption.

We appreciate your patience as we improve our online experience.



Phase-Lock Looping(PLL)의 적절한 입력값은 얼마입니까?



하드웨어: Signal Sources (AWG/FG/AO)>>Arbitrary Waveform and Function Generators

문제점: Modular Instrument에 reference clock으로 Phase-Lock Loop(PLL)을 해야 합니다. 사용할 수 있는 적절한 입력값은 얼마입니까?

솔루션: 대부분의 Modular Instrument 장비들은 외부 커넥터(RTSI line, RTSI bus, PXI backplane bus의 10MHz 클럭 라인들)로부터 레퍼런스 클럭 소스를 받아 PLL을 할 수 있습니다.

만약 장비들이 CLK IN, PXI Trigger Line이나 RTSI Trigger Line들을 지원한다면 이러한 레퍼런스 클럭은 1MHz부터 20MHz까지 1MHz단위의 주파수를 가질 수 있습니다. PXI_CLK10은 항상 10MHz 클럭입니다. 두개의 장비가 Phase Lock될 때 PLL_reference 클럭에 Sample Clock의 주파수 안전성이 일정해집니다. 쉽게 말하면 Phase Locking은 여러 장비들이 하나의 레퍼런스 클럭에 위상을 고정시켜서 여러 장비들의 클럭에 동기화되었다는 것을 얘기합니다.

절대로 PLL 레퍼런스 클럭의 전압레벨을 높이지 마십시오. 한계값은 5Vpk-pk입니다.

이러한 옵션들은 5421, 5122등 거의 대부분의 Modular Instrument에 적용됩니다. 더 상세한 정보를 원하시면 각각의 사용자 메뉴얼을 참조하십시오.

관련 링크: National Instruments Product Manuals

첨부:





리포트 날짜: 11/11/2003
마지막 업데이트: 08/15/2004
문서 번호: 33AFUPL8